ชิป เซตสำหรับเครื่อง 80286

47
ชชช ชชชชชชชชชชชชชชชชช 80286 ชชชชชชชชชชชชชชชชช System Controller ชชชชชชชชชชชชชชชชชชชชชชช Mother Board ชชชชชช -เเเเเเเเเเเเเเเเเเเเเ เเเเเเ(Clock Generator)เเเเเเเเเเเ เเเเเเเเเเ เเเเเเเเเเเเเเเเ System controller เเเเเเเเเเเเเเเเเเเเ เเเเเเเเเเเเเเเเเเเเเเ เเเเเเเเเเ เเเCrystalเเเเเเเเเเ 2 เเเเเเเ 80286 เเเเ80386 เเเเ 80286เเเเเเเเเ เเเเเเเเ 8MHz Crystal เเเเเเเเเเเเเเเเ 16 MHz

Upload: onella

Post on 25-Jan-2016

42 views

Category:

Documents


1 download

DESCRIPTION

ชิป เซตสำหรับเครื่อง 80286. ชิปเซตที่เรียกว่า System Controller ควบคุมการทำงานหลักๆของ Mother Board ดังนี้ - PowerPoint PPT Presentation

TRANSCRIPT

Page 1: ชิป เซตสำหรับเครื่อง  80286

ชิ�ป เซตสำหรั บเครั��อง 80286

ชิ�ปเซตที่��เรั�ยกว่� System Controller คว่บค�มกรัที่งนหลั กๆของ Mother Board ดั งน�!

-เป็�นวงจรกำ��เน ดสั�ญญ�ณน�ฬิ กำ�(Clock Generator)เพื่��อเลี้��ยงให้�กำ�บระบบ วงจรน��อย!"ภ�ยใน System controller ซึ่%�งสั�ม�รถทำ��ง�นด�วยคว�มถ��ของสั�ญญ�ณน�ฬิ กำ� โดยคว�มถ��น��Crystalจะผลี้ ตเป็�น 2 เทำ"�ของ 80286 ห้ร�อ80386 เช่"น 80286ทำ��ง�นทำ��คว�มเร/ว 8MHz Crystal

จะผลี้ ตคว�มถ��ทำ�� 16 MHz

Page 2: ชิป เซตสำหรับเครื่อง  80286

ชิ�ป เซตสำหรั บเครั��อง 80286

OSC

SYSTEM

CONTROLLER

CHIPSET

CHIP SET อ��นๆ

CPU

ISA SLOT

Page 3: ชิป เซตสำหรับเครื่อง  80286

- รัะบบReset

-เป็�นวงจรทำ��ใช่�เคลี้�ยร1ค"�ต"�งๆในต�วร�จ สัเตอร1 ของ โป็รเช่สัเซึ่อร1ทำ��คงค��งอย!" กำ"อทำ��จะเร �มทำ��ง�นให้ม"-สั�ญญ�ณควบค2มระบบบ�สั(Bus Controller)ได�แกำ"กำ�รผลี้ ตสั�ญญ�ณเพื่��อใช่�ควบค2มกำ�รให้ลี้ของข�อม!ลี้ข"�วสั�ร เช่"น Address ทำ��จะว �งไป็ย�งอ2ป็กำรณ1 ห้น"วยคว�มจ��แลี้ะ I/O ห้ร�อควบค2มทำ ศทำ�งกำ�รให้ลี้ของข�อม!ลี้ทำ��ว �งบนบ�สัไป็ย�งโป็รเช่สัเซึ่อร1ห้ร�อว �งออกำจ�กำโป็รเช่สัเซึ่อร1ไป็ย�งอ2ป็กำรณ1ห้น"วยคว�มจ��ห้ร�อ I/Oทำ��ป็ลี้�ยทำ�ง นอกำจ�กำน��ย�งควบค2มกำ�รอ"�นแลี้ะเข�ยนข�อม!ลี้ลี้งบนห้น"วยคว�มจ��

Page 4: ชิป เซตสำหรับเครื่อง  80286

-ใชิ$เป%นที่งผ่�นสำหรั บสำ ญญณรั$องขอเพื่��อต�ดัต�อก บโปรัเซสำเซอรั+

อ2ป็กำรณ1 I/O ต"�งๆรวมทำ��งระบบกำ�รทำ��ง�นของห้น"วยคว�มจ��ทำ��เกำ��ยวข�องกำ�บโป็รเช่สัเซึ่อร1 เช่"น Refresh จะใช่� System Controller ต�วน��เพื่��อเป็�นทำ�งผ"�นในกำ�รต ดต"อกำ�บโป็รเช่สัเซึ่อร1 เพื่��อขออน2ญ�ต จ�กำโป็รเซึ่สัเซึ่อร1เพื่��อด��เน นกำ�รเกำ��ยวกำ�บ I/Oแลี้ะห้น"วยคว�มจ��ต"อไป็ เคร��องทำ��ใช่� Pentium เป็�นโป็รเช่สัเซึ่อร1จะเร�ยกำช่ ป็เซึ่ตน��ว"� North Bridge ช่ ป็เซึ่ตทำ��ทำ��ห้น��ทำ��เป็�น System Controller ได�แกำ" ช่ ป็เบอร1 82C201,82C211

Page 5: ชิป เซตสำหรับเครื่อง  80286
Page 6: ชิป เซตสำหรับเครื่อง  80286

ชิ�ป เซตที่��เรั�ยกว่� Memory Controllerช่ ป็เซึ่ตทำ��ม�ไว�เพื่��อคว�มค2มกำ�รทำ��ง�นของห้น"วยคว�มจ�� ซึ่%�งได"แกำ" DRAM

แลี้ะ Cache Memory รวมทำ��ง BIOS บ�งคร��งเร�เร�ยกำช่ ป็เซึ่ตต�วน��ว"�

DRAM Controller เน��องจ�กำม�นทำ��ห้น��ทำ��ผลี้ ตสั�ญญ�ณทำ��ใช่�เลี้�อกำแถวของ

DRAM ภ�ยในช่ ป็เซึ่ตต�วน��ม�วงจรถอดระห้�สั เพื่��อเลี้�อกำ DRAM Bank ทำ��ต�องกำ�รใช่�ง�น นอกำจ�กำน��นย�งทำ��ห้น��ทำ��เลี้�อกำใช่�ง�น BIOS บน Mother Board อ�กำทำ��งย�งด!แลี้เกำ��ยวกำ�บระบบตรวจสัอบคว�มผ ดพื่ลี้�ดของข�อม!ลี้ใน DRAM ได�แกำ"ระบบตรวจสัอบ Parity

นอกำจ�กำน��นย�งทำ��ห้น��ทำ��ด!แลี้แลี้ะคว�มควบกำ�รค�นห้�แลี้ะสั"งถ"�ยข�อม!ลี้ของ Cache Memory สั��ห้ร�บ Mother ทำ��ใช่� Pentium เป็�นโป็รเซึ่สัเซึ่อร1 Chipset ทำ��ทำ��ห้น��ทำ��เป็�น Memory Controller ได�แกำ" North Bridge

Page 7: ชิป เซตสำหรับเครื่อง  80286
Page 8: ชิป เซตสำหรับเครื่อง  80286

ชิ�ป เซตที่��เรั�ยกว่� Address Buffer

ใช่�สั��ห้ร�บข�บกำระแสัของข�อม!ลี้ข"�วสั�รทำ��เกำ��ยวกำ�บ Address ป็ลี้�ยทำ�ง ซึ่%�งได�แกำ" Address ของ I/O แลี้ะห้น"วยคว�มจ��ให้�ว �งไป็ทำ��ป็ลี้�ยทำ�งอย"�งป็ลี้อดภ�ย อย"�งไรกำ/ด� ซึ่ ป็เซึ่ตต�วน��ย�งถ!กำควบค2มโดย System Controller ด�วย

Page 9: ชิป เซตสำหรับเครื่อง  80286

ชิ�ป เซตที่��เรั�ยกว่� Data Buffer

เป็�นต�วข�บข�อม!ลี้ข"�วสั�รจ�กำโป็รเซึ่สัเซึ่อร1ไป็ย�งอ2ป็กำรณ1ป็ลี้�ยทำ�ง เช่"น Memory แลี้ะ I/O ห้ร�อข�บข�อม!ลี้จ�กำ I/O ห้ร�อห้น"วยคว�มจ��ไป็ย�ง

โป็รเซึ่สัเซึ่อร1 อย"�งใดอย"�งห้น%�ง Data Buffer ทำ��ใช่�บน PC 286 , 386 สั�ม�รถข�บข�อม!ลี้ได�ทำ��ง 8 Bit,16Bitทำ ศทำ�งกำ�รไห้ลี้ของข�อม!ลี้ข%�นอย!"กำ�บกำ�รควบค2มของ System Controller

Page 10: ชิป เซตสำหรับเครื่อง  80286
Page 11: ชิป เซตสำหรับเครื่อง  80286

ชิ�ป เซตที่��เรั�ยกว่� Peripheral Controllerช่ ป็เซึ่ตทำ��ม�ไว�เพื่��อควบค2มด!แลี้ะกำ�รสั��อสั�รระห้ว"�ง อ2ป็กำรณ1 I/O ทำ2กำป็ระเภทำกำ�บระบบโครงสัร��งภ�ยในต�ว Peripheral Controller ป็ระกำอบด�วยสั"วนป็ระกำอบสั��ค�ญด�งน��

-Interrupt Controller ป็ระกำอบด�วยช่ ป็ไอซึ่� 8259A สั�ม�รถต ดต"อเพื่��อรองร�บกำ�รขอข�ดจ�งห้วะจ�กำอ2ป็กำรณ1 I/O ได�ม�กำถ%ง 8 ช่"องสั�ญญ�ณต"อช่ ป็ไอซึ่� อ2ป็กำรณ1ใดทำ��ต�องกำ�รต ดต"อห้ร�อสั"งข�อม!ลี้จ�กำระบบ โดยใช่�บร กำ�รของโป็รเซึ่สัเซึ่อร1 จะต�องสั"งสั�ญญ�ณทำ��เร�ยกำว"� Interrupt เข��ม�ทำ�� Interrupt Controller ซึ่%�ง Interrupt Controller จะช่"วยต ดต"อกำ�บโป็รเซึ่สัเซึ่อร1ให้�ร�บร! �ว"�ม�อ2ป็กำรณ1 I/O ต ดต"อเข��ม�แลี้�ว ซึ่%�งโป็รเซึ่สัเซึ่อร1

จะด��เน นกำ�รต ดต"อกำ�บอ2ป็กำรณ1 I/O เพื่��อด!แลี้กำ�รร�บสั"งข�อม!ลี้ต"อไป็

Page 12: ชิป เซตสำหรับเครื่อง  80286
Page 13: ชิป เซตสำหรับเครื่อง  80286

DMA(Direct Memory Access) Controller

เป็�นขบวนกำ�รควบค2มกำ�รสั"งถ"�ยข�อม!ลี้ คว�มเร/วสั!งระห้ว"�งห้น"วยคว�มจ��กำ�บห้น"วยคว�มจ��ด�วยกำ�น ห้ร�อห้น"วยคว�มจ��กำ�บ I/O ม�ข�อแม�อย!" 2 ป็ระกำ�ร ได�แกำ" อ2ป็กำรณ1 I/O ทำ��จะใช่�ขบวนกำ�รถ"�ยเทำข�อม!ลี้โดยขบวนน�� จะต�องเป็�น I/O คว�มเร/วสั!งเทำ"�น��น รวมทำ��งขณะทำ��ม�กำ�รถ"�ยเทำข�อม!ลี้ภ�ยใต�ขบวนกำ�รน��

ต�วโป็รเซึ่สัเซึ่อร1ไม"สั�ม�รถเข��ม�เกำ��ยวข�องกำ�บขบวนกำ�รถ"�ยเทำข�อม!ลี้ ในลี้�กำษณะน��น DMA Controller เป็�นวงจรทำ��ป็ระกำอบด�วย ไอซึ่�ซึ่ ป็ เบอร1 8237A จ��นวน 2 ต�วโดยซึ่ ป็ไอซึ่� 1 ต�วสั�ม�รถด!แลี้กำ�รร�องขอให้�ใช่�บร กำ�ร DMA จ�กำอ2ป็กำรณ1 I/O ได�ม�กำถ%ง 4 ช่"องสั�ญญ�ณ อ2ป็กำรณ1

I/O ทำ��เกำ��ยวข�องกำ�บ DMA ได�แกำ" Network Interface Card

ห้ร�อ LAN Card SCSI Hard Disk Controller Card

Page 14: ชิป เซตสำหรับเครื่อง  80286
Page 15: ชิป เซตสำหรับเครื่อง  80286

Time/Counterเป็�นระบบต��งเวลี้�แลี้ะกำ�รน�บทำ��เร�สั�ม�รถเข�ยนโป็รแกำรมไป็ควบค2มม�นได�โดยทำ��เร�สั�ม�รถควบค2มได� 2 ว ธี� กำ�รเข�ยนโป็รแกำรมควบค2ม แลี้ะกำ�รต��งค"�ใน CMOS Setup ภ�ยใน IPC น��ม�วงจร Time/Counter ทำ��ป็ระกำอบด�วยซึ่ ป็ไอซึ่�เบอร1 8254A จ��นวน1 ต�ว ซึ่%�งสั�ม�รถจ"�ยเอ�ทำ1พื่2ตได�ถ%ง 3 ช่"อง

แต"ลี้ะช่"องม�คว�มสั�ม�รถด�งน��

ช่"องทำ�� 1 ห้ร�อ out0 เป็�นแห้ลี้"งสัร��งคว�มถ��ทำ��เร�สั�ม�รถเข�ยนโป็รแกำรมไป็ควบค2มได� ช่"องสั�ญญ�ณน��จ�ดเป็�นระบบต��งเวลี้�เอนกำป็ระสังค1

ช่"องสั�ญญ�ณทำ��2ห้ร�อOut1ทำ��ห้น��ทำ��เป็�นระบบต��งเวลี้�กำ�ร Reface

RAMโดยป็กำต จะม�กำ�รต��งเวลี้�กำ�ร Reface ทำ�� 15.0us

ช่"องทำ�� 3ห้ร�อ Out2ทำ��ห้น��ทำ��กำ��ห้นดจ�งห้วะกำ�รข�บสั�ญญ�ณเสั�ยงออกำทำ�งลี้��โพื่ง สั"วนขน�ดคว�มถ��ข%�นกำ�บโป็รแกำรมทำ��เข�ยนข%�น

Page 16: ชิป เซตสำหรับเครื่อง  80286

DMA Page Register

เม��อช่"องสั�ญญ�ณ DMA ม�กำ�รทำ��ง�นเกำ ดข%�น สั �งทำ��อย!"ใน Latch จะถ!กำเข�ยนลี้งไป็ใน Address Bus แลี้ะเกำ/บไว�ทำ��น� �น จนกำ�รป็ฏิ บ�ต ง�นของ DMA ของแต"ลี้ะช่"องได�เสัร/จสั �นลี้ง เร�เร�ยกำ Latch น��ว"� Page Register ใน Peripheral Controller ม�วงจร DMA Page Register ทำ��จะช่"วยให้�กำ�รถ"�ยเทำข�อม!ลี้จ�กำแห้ลี้"งทำ��ม�ห้น"วยคว�มจ��ได�สั!งกำว"� 64 KB ข%�นไป็

Page 17: ชิป เซตสำหรับเครื่อง  80286

Real TimeClock

เป็�นระบบน�ฬิ กำ�ในเคร��อง PC ม�สั"วนป็ระกำอบห้ลี้�กำได�แกำ" ต�ว CMOS RAM ม�ขน�ด 64-128 ไบต1 ทำ��ใช่�เกำ/บข�อม!ลี้ข"�วสั�รเกำ��ยวกำ�บ ว�น เด�อน ป็9

แลี้ะเวลี้�รวมทำ��งข�อม!ลี้ทำ��จ��เป็�นเกำ��ยวกำ�บอ2ป็กำรณ1ทำ�งฮ�ร1ดแวร1ทำ��ต ดต��งบนระบบ

ข�อม!ลี้เห้ลี้"�น��จะไม"สั!ญห้�ยไป็เน��องจ�กำม�กำ�รสั��รองด�วยแบตเตอร��ขน�ด 3.6v

ทำ��ต ดต��งอย!"ภ�ยนอกำแลี้ะเพื่��อให้�น�ฬิ กำ�ของระบบสั�ม�รถเด นอย"�งเทำ��ยงตรงจ%งต�องม�แห้ลี้"งคว�มถ��ได�แกำ" Crystal ช่น ดควอทำซึ่1คว�มถ�� 32.768kHzจ"�ยเข��ไป็ทำ��

CMOS RAM ซึ่%�งต ดต��งอย!"ภ�ยใน IPC

ซึ่ ป็เซึ่ตทำ��ทำ��ง�นแบบเด�ยวกำ�บ Peripheral Controller แต"ทำ��ง�นบน Mother Board ทำ��ใช่� Pentium เป็�นโป็รเซึ่สัเซึ่อร1ได�แกำ" South Bridge

Page 18: ชิป เซตสำหรับเครื่อง  80286
Page 19: ชิป เซตสำหรับเครื่อง  80286

ซ�ปเซตที่��ใชิ$ก บโปรัเซสำเซอรั+ 80486

ซึ่ ป็เซึ่ตย2คน�� ย�งคงใช่�ม�ตรฐ�นซึ่ ป็เซึ่ตแบบเด ม แต"ย"อขน�ดให้�เห้ลี้�อเพื่�ยงซึ่ ป็เซึ่ต 2 – 3 ต�ว ด�งน��

1.ซึ่ ป็เซึ่ตทำ��เร�ยกำว"� System Controller ซึ่%�งรวมเอ�กำ�รทำ��ง�นของ System Controller Memory Controller Cache Controller Address/Data Buffer

2.Integrated Peripheral Controller

Page 20: ชิป เซตสำหรับเครื่อง  80286
Page 21: ชิป เซตสำหรับเครื่อง  80286

ลั กษณะกรัเชิ��อมต�อแบ�งออกเป%น 3 สำ�ว่น1.กำ�รเช่��อมต"อระห้ว"�ง Processor กำ�บห้น"วย

คว�มจ��ห้ลี้�กำได�แกำ"

DRAM , Level2 Cache เร�เร�ยกำว"� North Bridge

2.สั"วนเช่��อมต"อ PCI Bus

3.สั"วนเช่��อมต"อกำ�บอ2ป็กำรณ1 I/O ทำ��เป็�นแบบ 8 บ ต แลี้ะ 16 บ ต

Page 22: ชิป เซตสำหรับเครื่อง  80286

ช่ ป็เซึ่ต North Bridge

• ห้น��ทำ��กำ�รทำ��ง�นห้ลี้�กำของ ช่ ป็เซึ่ตทำ��เร�ยกำว"� North Bridge– Host Interface ทำ��ห้น��ทำ��สั��อสั�รทำ��งข�ไป็แลี้ะข�กำลี้�บ

ระห้ว"�ง North Bridge กำ�บ South Bridge ซึ่%�งเป็�น System Bus

ทำ��ม�คว�มเร/วต��งแต" 55/60/66/75/83/100/133 /MHz

Page 23: ชิป เซตสำหรับเครื่อง  80286
Page 24: ชิป เซตสำหรับเครื่อง  80286

- Cache Controller

ม�วงจรควบค2มกำ�รทำ��ง�นของ Cache ในระด�บ L2 อย!"ภ�ยในแลี้ะม�คว�มสั�ม�รถในกำ�รเอ�ข�อม!ลี้จ�กำห้น"วยจ�� DRAM ทำ��อย!"ในต���แห้น"งเกำ นกำว"� 64 MB ข%�นไป็น��ม�เกำ/บไว�ใน Cache ขน�ดแลี้ะช่น ดของ Cache ทำ��สัน�บสัน2น ช่ ป็เซึ่ต ด�งกำลี้"�วได�แกำ" 256/512KB ช่น ดของ Cache ม�ใช่�ต��งแต" Asynchronous Cache , Synchronous Burst Cache , Synchronous Pipeline Burst Cache

Page 25: ชิป เซตสำหรับเครื่อง  80286

- Asynchronous Cache ทำ��ง�นทำ��สั�ญญ�ณน�ฬิ กำ� 25-33 MHz คว�มเร/วในกำ�รเข��ถ%งข�อม!ลี้เพื่��ออ"�นแลี้ะเข�ยนข�อม!ลี้ลี้งทำ��ต�ว Cache ม�ต��งแต" 15-30 น�โนว น�ทำ� เป็�น Cache ทำ��ทำ��ง�นช่��ทำ��สั2ดไม"เห้ม�ะสั��ห้ร�บเคร��อง PC ทำ��ใช่� Pentium

- Synchronous Burst Cache ม�ห้น"วยคว�มจ��แคช่ทำ��สั�ญญ�ณน�ฬิ กำ�ช่2ดเด�ยวกำ�น รวมทำ��งคว�มเร/วเด�ยวกำ�บทำ��ป็<อนให้�กำ�บโป็รเซึ่สัเซึ่อร1ห้ร�อระบบบ�สั ข�อสั�งเกำตของ Cache ช่น ดน�� สั�งเกำตได�จ�กำต�วอ�กำษรทำ��พื่ มพื่1บนต�วซึ่ ป็ จะเห้/นว"�ม� –14 เสัมอ แลี้ะม�ข�สั�ญญ�ณอย!"ทำ�� 80-120 ข� แลี้ะย�งสั�ม�รถร�บสั"งข�อม!ลี้ร!ป็แบบทำ��ร �ยกำว"� Burst ซึ่%�งสั"งข�อม!ลี้ได�คร��งลี้ะ 256,512 ห้ร�อม�กำกำว"�

- Synchronous Pipeline Burst Cache เป็�นห้น"วยคว�มจ��แคช่ทำ��น��ม�ใช่�กำ�นอย"�งแพื่ร"ห้ลี้�ยทำ��สั2ดในป็=จจ2บ�น สั�ม�รถทำ��ง�นแบบ Pipeline ซึ่%�งห้ม�ยถ%งข�ดคว�มสั�ม�รถทำ��จะร�บสั"งข�อม!ลี้ทำ��เกำ��ยวข�องกำ�บ Cache Memory ในเวลี้�พื่ร�อมๆกำ�น ข�อสั�งเกำตของ Cache Memory ช่น ดน��ให้�สั�งเกำตต�วเลี้ขทำ��พื่ มพื่1บน Chip จะเห้/นเลี้ข –5,-6,7 อย"�งใดอย"�งห้น%�ง คว�มจ2ของแคช่ช่น ดน��ต ดต��งบน Mother Board รวมทำ��งบน Cartridge ของโป็รเซึ่สัเซึ่อร1ซึ่%�งม�ขน�ดต��งแต" 256KB ไป็จนถ%ง 1 GB

Page 26: ชิป เซตสำหรับเครื่อง  80286

L2 Cache เป็�นห้น"วยคว�มจ��แคช่ทำ��อย!"ภ�ยนอกำต�วโป็รเซึ่สัเซึ่อร1 โดยต ดต�งไว�บน

แผง Mother Board เป็�นช่ ป็ทำ��ม�ขน�ด 80-120 ข� โดยอ"�นค"�ทำ��พื่ มพื่1ลี้งบนต�วช่ ป็ ซึ่%�งพื่อจะสั�งเกำตเห้/นง"�ยๆด�งน��

1.ทำ��ต�วช่ ป็พื่ มพื่1ต�วเลี้ขแลี้ะต�วอ�กำษรผสัมกำ�น โดยอ�จสั�งเกำตเห้/นเลี้ข 32จ��นวน 2 ต�วเร�ยงกำ�น ทำ��งสัองต�วน��รวมกำ�นจะได�ค"�คว�มจ2 ขน�ด 256KB แต"ถ��เป็�น 64กำ/แสัดงว"�เป็�น Cache Memoryทำ��ม�คว�มจ2ต�วลี้ะ 256KB 2.ทำ��ต�วช่ ป็เด�ยวกำ�น ให้�สั�งเกำตด!ต�วเลี้ขทำ��ยด�วย –7 ห้ร�อ –6 ห้ร�อ 6

เพื่�ยงอย"�งเด�ยว ซึ่%�งเป็�นต�วเลี้ขทำ��แสัดงถ%งอ�ตร�คว�มเร/วในกำ�รทำ��ง�นของ Cache Memory ข�อเสั�ยเป็ร�ยบของกำ�รใช่� L2Cache Memory ได�แกำ"คว�มเร/วในกำ�รทำ��ง�นจะเทำ"�กำ�บคว�มเร/วของระบบบ�สัของ Mother Board เทำ"�น��นแต"ม�ข�อด�ค�อสั�ม�รถขย�ยได� เน��องจ�กำในอด�ตม�เมนบอร1ห้ลี้�นร2 "นทำ��ต ดต��ง Socket พื่ เศษเพื่��อให้�สั�ม�รถ เพื่ �ม Synchronous Pipeline Brust Cache Card ได�ด�วย อย"�งไรกำ/ด� L2 Cache สั��ห้ร�บเคร��อง PC ในป็=จจ2บ�นได�ต ดต��ง L2 Cache ไว�ทำ�� PentiumIII โป็รเซึ่สัเซึ่อร1เป็�นทำ��เร�ยบร�อยแลี้�ว โดยม�ขน�ด 256KB ห้ร�อม�กำกำว"�

Page 27: ชิป เซตสำหรับเครื่อง  80286

-PCI Interface• สั"วนน�� North Bridge จะทำ��ห้น��ทำ��ด!แลี้กำ�รสั��อสั�ร

ระห้ว"�ง โป็รเซึ่สัเซึ่อร1กำ�บอ2ป็กำรณ1 I/O ทำ��ต ดต��งอย!"บน Slot PCI รวมทำ��งกำ�รต ดต"อระห้ว"�งโป็รเซึ่สัเซึ่อร1 กำ�บ South Bridge ซึ่%�งจะว �งทำ��คว�มเร/ว 33MHz ต�ยต�ว คว�มสั�ม�รถอ�กำป็ระกำ�รห้น%�งด!ได�จ�กำขน�ดของ Buffer ทำ��ม�ไว�รองร�บกำ�รสั"งถ"�ยข�อม!ลี้ระห้ว"�ง DRAM กำ�บ PCI

Page 28: ชิป เซตสำหรับเครื่อง  80286

-Power Management

• North Bridge ป็กำต จะม�ระบบ Power Management

• โดยสั�ม�รถห้ย2ดพื่�กำกำ�รทำ��ง�นของ DRAM ห้ร�อ Disk ได�

• ไม"เพื่�ยงเทำ"�น��นขณะทำ��ห้ย2ดกำ�รทำ��ง�นของ DRAM ช่��วคร�ว

• North Bridge ย�งสั�ม�รถด!แลี้กำ�รทำ��ง�น Refresh ได�อ�กำด�วย

Page 29: ชิป เซตสำหรับเครื่อง  80286

-AGP Interface• ช่ ป็เซึ่ตทำ��สัน�บสัน2น AGP เป็�นช่ ป็เซึ่ตทำ��เกำ ดข%�นในช่"วง

กำลี้�งกำ"อนทำ��จะเป็ลี้��ยนแป็ลี้งไป็เป็�นสัถ�ป็=ตยกำรรมแบบ Hub Architecture โดยเร �มต��งแต" ช่ ป็เซึ่ตร2 "น 440Lx ทำ��สัน�บสัน2นกำ�รทำ��ง�นของ AGP แบบ 1Xแลี้ะต"อม�กำ/เป็�นช่ ป็เซึ่ต 440BX ทำ��ม�ต"อ AGPแบบ 1-2X กำ�รสั"งถ"�ยข�อม!ลี้ระห้ว"�ง North Bridge กำ�บ AGP จะเป็�นไป็ในลี้�กำษณะกำ�รเร"ง กำลี้"�วค�อ ถ��อ�ตร�กำ�รสั"งถ"�ยข�อม!ลี้ระห้ว"�ง North Bridge

กำ�บ DRAM ม�ขน�ดเทำ"�กำ�บ System Bus ค�อ 66MHz

(264Mb/s)แต" North Bridge จะสั"งถ"�ยข�อม!ลี้ให้�กำ�บ AGP Port ในลี้�กำษณะอ�ตร�เร"ง กำลี้"�วค�อ 2x ห้ม�ยถ%งกำ�รสั"งถ"�ยข�อม!ลี้เป็�น 2 เทำ"� (528Mb/s)

Page 30: ชิป เซตสำหรับเครื่อง  80286

South Bridge

• ห้น��ทำ��ควบค2มด!แลี้กำ�รทำ��ง�นของ I/O ทำ��งทำ��เป็�น 8-16-32 บ ต

แลี้ะเป็�นสัะพื่�นเช่��อมโยงระห้ว"�ง PCI Bus กำ�บ ISA Bus

โดยสัน�บสัน2นคว�มเร/วของ PCI Bus ทำ�� 25-33 MHz

แลี้ะคว�มเร/ว ISA Bus ทำ�� 7.5-8.33 MHz แลี้ะม�วงจร Integrated Peripheral Controller(IPC) อย!"ภ�ยในSouth Bridge

Page 31: ชิป เซตสำหรับเครื่อง  80286

สั"วนป็ระกำอบกำ�รทำ��ง�นของ South Bridge

• PCI Interface ม�ข�สั�ญญ�ณควบค2มกำ�รสั��อสั�รระห้ว"�ง PCI

กำ�บ ช่ ป็เซึ่ต แลี้ะเป็�นต�วกำลี้�งควบค2มกำ�รสั"งถ"�ยข�อม!ลี้ระห้ว"�งอ2ป็กำรณ1 I/Oทำ��ต ดต��งบน PCI Slot แลี้ะ ISA Bus

โดยสั�ม�รถ ทำ��ง�นบนม�ตรฐ�น PCI Rev 2.0,2.1

(PIIX3)

Page 32: ชิป เซตสำหรับเครื่อง  80286

-System Power Managment

• เป็�นระบบควบค2มกำ�รใช่�พื่ลี้�งง�นบนเคร��องPC ทำ��สั�ม�รถควบค2มได�โดยทำ�งโป็รแกำรมม �ง ซึ่%�งสัน�บสัน2นโดย SMM ของ Intel

สั�ม�รถสัน�บสัน2นกำ�รทำ��ง�นทำ��งทำ��เป็�นแบบ Hardware Event แลี้ะ Software Event

Page 33: ชิป เซตสำหรับเครื่อง  80286

-Universal Serial Bus(USB)

• สั�ม�รถสั"งถ"�ยข�อม!ลี้ได�ต��งแต" 1.5-12 Mb/s สั�ม�รถต ดต��งอ2ป็กำรณ1 I/O ได�ม�กำถ%ง 127 อ2ป็กำรณ1 โดยไม"ม�ป็=ญห้�กำ�รข�ดแย�งกำ�น South Bridge ทำ��สัน�บสัน2น USB ต�องเป็�นร2 "น PIIX3 เป็�นต�นไป็

Page 34: ชิป เซตสำหรับเครื่อง  80286

-IDE Interface

• South Bridge จะม�กำ�รต ดต��งระบบควบค2มกำ�รทำ��ง�นของอ2ป็กำรณ1 IDE อย!"ในต�ว ซึ่%�งสั�ม�รถสัน�บสัน2นกำ�รทำ��ง�นด�งน��– สัน�บสัน2นกำ�รทำ��ง�นแบบ PIO แลี้ะ Bus Master IDE

– สัน�บสัน2นคว�มเร/วในกำ�รสั"งถ"�ยข�อม!ลี้ข��นสั!งสั2ดของ PIO Mode

ได�แกำ" PIO Mode 4 ซึ่%�งม�อ�ตร�คว�มเร/วอย!"ทำ�� 16.6 MB/s

ม� Buffer ขน�ด 8X32 บ ตสั��ห้ร�บกำ�รสั"งถ"�ยข�อม!ลี้ในระบบ Bus

Master IDE PCIทำ��ม�กำ�รสั"งถ"�ยข�อม!ลี้ในแบบ Burst Mode

Page 35: ชิป เซตสำหรับเครื่อง  80286

-Real Time Clock

• ภ�ยในต�ว South Bridge ป็ระกำอบด�วย วงจร Real Time Clock ทำ��ม� ห้น"วยคว�มจ��ทำ��เร�ยกำว"� CMOS RAM

• ขน�ดคว�มจ2 256 ไบต1 พื่ร�อมด�วยระบบ Alarm เต�อน(ม�แต"ใน

• PIIX4 เทำ"�น��น)

Page 36: ชิป เซตสำหรับเครื่อง  80286

ช่ ป็เซึ่ตสั��ห้ร�บคอมพื่ วเตอร1ย2คทำ��6 PentiumII III celeral• ใช่�สัถ�ป็=ตยกำรรมแบบ North Bridge แลี้ะ

South Bridge ในช่"วงแรกำๆแลี้ะใช่�สัถ�ป็=ตยกำรรมแบบ Hub

Page 37: ชิป เซตสำหรับเครื่อง  80286
Page 38: ชิป เซตสำหรับเครื่อง  80286

Intel 440LX สั��ห้ร�บโป็รเซึ่สัเซึ่อร1 Pentium II

ป็ระกำอบด�วยวงจรควบค2มแลี้ะเร"งกำ�รทำ��ง�นของ AGP VGA Card รวมทำ��งแบนด1ว ธีกำ�รทำ��ง�นของต�วควบค2มกำร�ฟฟ?กำรวมทำ��งเพื่ �มป็ระสั ทำธี ภ�พื่แลี้ะแบนด1ว ธีกำ�รทำ��ง�นโดยทำ��วไป็ ของระบบ

ด�วยกำ�รป็ระย2กำต1ใช่�กำ�รเร"งคว�มเร/วแบบ Quad Port ทำ��ม�จ��นวน 4 ช่"อง สั��ห้ร�บกำ�รร�องขอกำ�รใช่�บร กำ�รบนบ�สัของระบบโดยอ สัระซึ่%�งบ�สัของระบบในทำ��น��ได�แกำ" บ�สัของโป็รเซึ่สัเซึ่อร1 บ�สัของระบบ กำร�ฟฟ?กำ บ�สั PCI แลี้ะบ�สัของ SDRAM เบอร1ช่ ป็ของ 440LX ได�แกำ" 82443LX เร�เร�ยกำว"� PCI AGP System Controller เป็�นช่ ป็เซึ่ตทำ��รวมเอ�วงจรควบค2มกำ�รทำ��ง�นของระบบ PCI แลี้ะวงจรอ นเตอร1เฟสักำ�บโป็รเซึ่สัเซึ่อร1 เร�เร�ยกำว"� Host To PCI Bridge

Page 39: ชิป เซตสำหรับเครื่อง  80286
Page 40: ชิป เซตสำหรับเครื่อง  80286

Intel 440BX AGPset

เป็�นช่ ป็เซึ่ตทำ��ถ!กำออกำแบบม�ให้�สัน�บสัน2นกำ�รทำ��ง�นของ Pentium II รวมทำ��งง�นป็ระเภทำกำร�ฟฟ?กำแบบ 3D รวมทำ��งระบบม�ลี้ต ม�เด�ย เบอร1ช่ ป็ทำ��ใช่�ค�อ 82443BXซึ่%�งเป็�น North

Bridge ให้�ป็ระสั ทำธี ภ�พื่กำ�รทำ��ง�นทำ��เห้น�อกำว"� 440LX ด�งน�� -สัน�บสัน2นกำ�รต ดต��งโป็รเซึ่สัเซึ่อร1 Pentium Iiแบบเด��ยวแลี้ะค!"

-สั��อสั�รกำ�บโป็รเซึ่สัเซึ่อร1ด�วยบ�สัขน�ด 64 บ ต-สัน�บสัน2นกำ�รอ��งแอสัเดรสัของโป็รเซึ่สัเซึ่อร1ทำ��ม�ขน�ด 32 บ ต-สั�ม�รถอ��งอ งห้น"วยคว�มจ��ห้ลี้�กำ ด�วยเสั�นทำ�งต ดต"อขน�ด 64บ ต

แลี้ะรองร�บกำ�รทำ��ง�นของ SDRAM ทำ��ม�ขน�ดบ�สั 66 MHzแลี้ะบ�สัขน�ด 100 MHz

Page 41: ชิป เซตสำหรับเครื่อง  80286

-ม�เสั�นสั�ญญ�ณต ดต�อกำ�บ PCI ขน�ด 32 บ ต-ม�วงจรควบค2มกำ�รทำ��ง�นของระบบ AGP ทำ��สั�ม�รถถ"�ยเทำข�อม!ลี้ด�วยคว�มเร/วสั!ง-เป็�นซึ่ ป็เซึ่ตทำ��ม�บ�ฟเฟอร1สั��ห้ร�บง�นสั"งถ"�ยข�อม!ลี้ไม"ว"�จะม�จ�กำโป็รเซึ่สัเซึ่อร1ห้ร�อห้น"วยคว�มจ��รวมทำ��งบ�สั PCI

-สัน�บสัน2นกำ�รต ดต��ง EDO(สั��ห้ร�บ Note Book)แลี้ะ SDRAM ขน�ด 4แถว-สั�ม�รถสัน�บสัน2นห้น"วยคว�มจ��ได�ต��งแต" 8-512 MB

-สั�ม�รถต ดต��ง SDRAM ทำ��งแบบห้น��เด�ยวแลี้ะแบบ 2 ห้น��-สั�ม�รถสัน�บสัน2น DRAMทำ��งทำ��เป็�นแบบ 16Mb,64Mb

Page 42: ชิป เซตสำหรับเครื่อง  80286

-สัน�บสัน2น EDO RAM ทำ��ง�นทำ��คว�มเร/ว 60ns แลี้ะ SDRAM ขน�ด 100/66MHz บนม�ตรฐ�นกำ�รทำ��ง�นทำ�� 1.0-82443BXสัน�บสัน2นกำ�รทำ��ง�นของอ นเตอร1เฟสัแบบ Synchronous AGPสั�ม�รถสั"งถ"�ยข�อม!ลี้ได�ถ%ง 500MB/s ด�วยกำ�รใช่�อ2ป็กำรณ1 AGP ทำ��สัน�บสัน2นคว�มเร/ว 133MHz-82443BX สัน�บสัน2นกำ�รสั��อสั�รระบบ PCIทำ��ใช่�แรงด�น 3.3v คว�มถ�� 33MHz สั�ม�รถรองร�บ PCI 5 Slot

สั�ม�รถสั"งถ"�ยข�อม!ลี้ระห้ว"�ง PCI กำ�บ DRAM สั�ม�รถว �งได�ถ%ง 100Mb/s เม��ออ"�นข�อม!ลี้ แลี้ะ120 Mb/s สั��ห้ร�บกำ�รเข�ยนข�อม!ลี้

Page 43: ชิป เซตสำหรับเครื่อง  80286
Page 44: ชิป เซตสำหรับเครื่อง  80286

ซึ่ ป็เซึ่ตสัถ�ป็=ตยกำรรมแบบ HUB

เป็�นสัถ�ป็=ตยกำรรมให้ม"ทำ��ม�ป็ระสั ทำธี ภ�พื่สั!งกำว"� แบบ North Bridge

/South Bridge เน��องจ�กำกำ�รเช่��อมต"อเพื่��อสั��อสั�รกำ�นระห้ว"�งอ2ป็กำรณ1

GMCH(Graphics Memory Controller Hub ค�อ North Bridge ในอด�ต)กำ�บ ICH(I/O Controler Hub ค�อ South Bridge ในอด�ต) จะว �งด�วยคว�มเร/วระบบ Bus เช่"น 66 ห้ร�อ 100/133 MHz

Page 45: ชิป เซตสำหรับเครื่อง  80286
Page 46: ชิป เซตสำหรับเครื่อง  80286

GMCH จะด!แลี้ในสั"วนของ โป็รเซึ่สัเซึ่อร1 ห้น"วยคว�มจ�� SDRAM ห้ร�อ RDRAM รวมทำ��ง AGP

ICH ย�งด!แลี้กำ�รทำ��ง�นของ I/O ต"�งๆเช่"น IDE Controller ทำ��ทำ��ง�นในร!ป็แบบ Ultra DMA33/66 ห้ร�อ ATA100

Page 47: ชิป เซตสำหรับเครื่อง  80286