Transcript
Page 1: CST PCB STUDIO / CST BOARDCHECK プリント基板 …ƒ—リント基板のSI、PI、EMC解析 CST PCB STUDIO / CST BOARDCHECK 入力インピーダンス解析 IRドロップ解析

プリント基板のSI、PI、EMC解析

CST PCB STUDIO / CST BOARDCHECK

入力インピーダンス解析

IRドロップ解析

時間領域と周波数領域の回路シミュレーション

■ 

■ 

■ 

解析機能

Cadence 、Mentor Graphics、図研のCADデータやODB++フォーマットに対応

3D PEECモデル、2D伝送線路モデル、3D FEFDモデルの抽出

IBISモデル、SPICEモデルなどとの連携

■ 

■ 

■ 

モデリング機能

IR DROP

IRPI

PISI FD

SIFD

SI TD

SITD

電圧降下入力インピーダンス

IBISモデルを用いたTransient解析

Sパラメータアイダイアグラム

CST PCB STUDIOは、プリント基板のシグナルインテグリ

ティとパワーインテグリティ解析のためのツールです。

CST PCB STUDIOはCST STUDIO SUITEに統合され、イン

ターフェイスと使い勝手の良さを他のSTUDIO製品と共有し

ます。多彩なインポートインターフェイスにより、多様なデザ

インワークフローで緊密な統合解析を実現します。

Frequency / GHz

Result [Magnitude]

Tran

sfer

Impe

danc

e / O

hm

プリント基板のSI、PI、EMC解析CST PCB STUDIO / CST BOARDCHECK

Page 2: CST PCB STUDIO / CST BOARDCHECK プリント基板 …ƒ—リント基板のSI、PI、EMC解析 CST PCB STUDIO / CST BOARDCHECK 入力インピーダンス解析 IRドロップ解析

C-SO123-001©2013 AET, Inc. All rights reserved.

研究開発センター〒215-0033 神奈川県川崎市麻生区栗木 2-8-22TEL(044)981-0236 FAX(044)981-0237

本社〒215-0033 神奈川県川崎市麻生区栗木 2-7-6TEL(044)980-0505(代表) FAX(044)980-1515

入力インピーダンスの測定とシミュレーションの比較

入力インピーダンスの測定

インピーダンスプロット

ビアクリアランスに関するルールの違反箇所の表示

こちらはある6層基板の電源ピンからの入力インピーダンスの

解析事例です。デカップリングキャパシタの追加による入力イ

ンピーダンスの低減について、実際の測定とPCB STUDIOの

シミュレーションで比較を行い、良い相関が得られました。

デカップリングキャパシタの追加はGUI上で容易に行えます。

またキャパシタのモデルにはTouchstoneファイルをインポー

ト可能なため、高精度な解析が可能です。

PCB STUDIOの解析は非常に高速です。右図のような基板

(10cm×16cm、6層)であれば数分で解析が完了します。

CST BOARDCHECK

CST BOARDCHECK は、IBM の EMSAT をカーネルとする

EMC/SIルールチェックプログラムです。EMSATのルールには

IBM の豊富なノウハウが盛り込まれており、製品の EMC/SI

品質の向上に役立ちます。Cadence 、Mentor Graphics、

図研のCADデータやODB++フォーマットに対応しております。

IBMのEMSATをカーネルとしており、IBMのノウハウが盛り込まれた数多くのEMC/SIルールをご利用頂けます。

Chip Capacitor1uF

Chip Capacitor0.1uF

bareboard

実線:測定点線:シミュレーション

高速信号と板端距離に関するルールの違反箇所の表示


Top Related