tele 2 lab1
TRANSCRIPT
-
8/17/2019 TELE 2 LAB1
1/8
UNIVERSIDAD NACIONALDE SAN AGUSTIN
ESCUELA PROFESIONAL DE INGENIERIA ELECTRONICA
CURSO :TELECOMUNICACIONES II
PRÁCTICA #1:CONVERSIÓN ANÁLOGA-DIGITAL YDIGITAL-ANÁLOGA
ALUMNOS :PALOMINO VELAVELA PERCY 20081316
CALISAYA HUARCAYA HECTOR201132
A!O :201
-
8/17/2019 TELE 2 LAB1
2/8
CIRCUITO #1: DAC sumador – inversor de 4 bits.
• El circuito básico muestra un tipo de convertidor D/A de cuatro bits. Las entradas A,B,C y Dson entradas binarias que se supone tienen valores de 0V o bien V.
• !iendo la entrada D la del bit más si"ni#icativo puesto que entre"a más corriente al $%A&% y
A la del bit menos si"ni#icativo.
• El ampli#icador operacional sirve como ampli#icador sumador, el cual produce la suma de los
#actores de ponderaci'n de estos volta(es de entrada.
• La salida del ampli#icador se puede e)presar como* Vsal + -VD /VC /1VB /2VA3
• El si"no ne"ativo está presente debido a que el ampli#icador sumador es un ampli#icador
inversor.
• La salida del ampli#icador sumador evidentemente es un volta(e anal'"ico que representa una
suma de los #actores de ponderaci'n de las entradas di"itales.
DCBA !alida de volta(e -V3
0 0000 0.004
000 0.152
000 0.552
6 00 .152
1 000 .552
00 .152
7 00 .552
4 0 6.152
2 000 6.552
5 00 1.1520 00 1.552
0 .152
00 .552
6 0 7.152
1 0 7.552
4.154
-
8/17/2019 TELE 2 LAB1
3/8
CIRCUITO #2: DAC " "$%&'"(& R-2R)
Los convertidores di"ital anal'"ico -DAC3 de escalera o red 88 9acen uso de la red 88 para
"enerar una se:al anal'"ica a partir de los datos di"itales que se presenten en sus entradas. A
di#erencia del DAC de pesos ponderados, el de red 88 solo necesita dos valores de resistencias.
Lo que lo 9ace muc9o más sencillo.
Al i"ual que el modelo de resistencias ponderadas, consta de una red de conmutadores, unare#erencia estable de tensi'n y la red o escalera 88 de precisi'n. La salida se conecta a un circuito
aislador que permite conectarlo sin car"a a la si"uiente etapa. El análisis de la escalera se reali;a
evaluando los equivalentes de
-
8/17/2019 TELE 2 LAB1
4/8
En la "rá#ica del osciloscopio se muestra como varia el volta(e de acuerdo como vamos alternando
los interruptores con valores aleatorios.
Taba de vaores obtenidos:
D C A $ota%e
Out
& & & & 1.1'(m& & & 1 )*.**1
& & 1 & )+.4,(
& & 1 1 )4.-4*
& 1 & & )1.,,(
& 1 & 1 )4.+(4
& 1 1 & )*.1+*
& 1 1 1 )4.((+
1 & & & 1.-(&m
1 & & 1 )+.(--
1 & 1 & )1.(*
1 & 1 1 )*.,-1
1 1 & & )1.+4(
1 1 & 1 )*.'*4
1 1 1 & )+.4,(
1 1 1 1 )4.**
CIRCUITO #3: ADC F'&$*)
Los ADC/0 fas paralelos convierten el volta(e anal'"ico de entrada más rápidamente que los
otros tipos de ADC?s.
!u #uncionamiento consiste en que volta(e de entrada, Vin es comparado con un con(unto devolta(es de re#erencia los cuales aparecen al aplicar una tensi'n de re#erencia Vre# a una escala de
resistencias de i"ual valor, de modo que para un ADC de n bits necesitaremos n resistencias. Los
volta(es son comparados en los operacionales cuya salida es decodi#icada.
Las resistencias deben, en teor@a, ser e)actamente i"uales lo cual en la práctica es imposible ya que
no podemos encontrar dos resistencias i"uales. Esto 9ace que los ADC?s #las9 comercial sean poco
usuales ya que la conversi'n no e)cede a oc9o bits, debido a la utili;aci'n de una "ran cantidad de
resistencias y comparadores. !i se requiere tener una salida de n bits, se necesita resistencias y
comparadores.
Esto trae al"unas desventa(as para los convertidores anal'"icos instantáneos ya que crecer elnmero de bits, aparte el nmero de comparadores necesarios, crecen los problemas de tolerancia en
las resistencias y en los comparadores mismos, as@ que se pierde rápidamente precisi'n en todos sus
aspectos.
Debido a la "ran cantidad de dispositivos utili;ados se incrementa en tama:o, !on muy costosos por
la comple(idad -e)ponencial3 del circuito, Disipan una "ran cantidad de ener"@a.
-
8/17/2019 TELE 2 LAB1
5/8
Los ADC?s en "eneralmente son utili;ados en aplicaciones con un peque:o nmero de bits y una
"ran necesidad de velocidad, estas aplicaciones usuales son para video, comunicaciones por anc9o
de banda, u otras se:ales rápidas de almacenamiento 'ptico
Grafico Osciosco!io cana A
-
8/17/2019 TELE 2 LAB1
6/8
Grafico Osciosco!io cana
Grafico Osciosco!io cana C
En la "ra#icas se muestra las se:ales de entrada y las se:ales de salida por separado en las cuales se
puede observar que la se:al en el canal C es más estable que las anteriores. !e convierte la entrada
análo"a en di"ital.
CIRCUITO #+: ADC ,".(&/)
-
8/17/2019 TELE 2 LAB1
7/8
El inte"rado de conversi'n análo"a a di"ital recibe un ran"o de valores de volta(e a trav>s
de -Vin3
Compara estos valores con un ran"o de valores de re#erencia -Vre# Vre#3, para as@
establecer una salida de valores di"itales en el orden de 2 bits,
Los leds nos muestran su valor en binario
los display nos muestran su valor en 9e)adecimal
$ota%e entrada (bits 2e3adecima
)1& &&&&&&&& &&
), &&&&11&& &C
)( &&&11&&1 1,
) &&1&&11& +'
)' &&11&&11 **
)- &1&&&&&& 4&
)4 &1&&11&& 4C)* &1&11&&1 -,
)+ &11&&11& ''
)1 &111&&11 *
& 1&&&&&&& (&
1 1&&&11&& (C
+ 1&&11&&1 ,,
* 1&1&&11& A'
4 1&11&&11 '*
- 1&111111 '
' 11&&11&& CC
11&11&&1 D,1& 11111111
CIRCUITO #: ADC DAC %,&/$,4'5"&4"")
-
8/17/2019 TELE 2 LAB1
8/8
En este circuito la novedad es que se 9a introducido un inte"rado de conversi'n di"ital
análo"a el cual en su entrada tiene 2bits, y además requiere de volta(es de re#erencia para
a su salida arro(ar una se:al análo"a$ota%e
entrada
(bits 2e3adecima
)1& &&&&&&&& &&
), &&&&11&& &C)( &&&11&&1 1,
) &&1&&11& +'
)' &&11&&11 **
)- &1&&&&&& 4&
)4 &1&&11&& 4C
)* &1&11&&1 -,
)+ &11&&11& ''
)1 &111&&11 *
& 1&&&&&&& (&
1 1&&&11&& (C
+ 1&&11&&1 ,,* 1&1&&11& A'
4 1&11&&11 '*
- 1&111111 '
' 11&&11&& CC
11&11&&1 D,
1& 11111111