trabajo fin de grado - upm · lenguajes de descripción de hardware (hdls). este enfoque requiere...

34
DAIE2I2. División de Ingeniería Electrónica Curso 2015/16 Estudio de técnicas de diseño de alto nivel para FPGAs orientadas al “do it yourself” El mundo “do it yourself” hace referencia a la realización por uno mismo de aparatos u objetos que integran distintos tipos de tecnologia y tros aspectos artísticos y funcionales. En este proyecto se plantea la introducción de dispositivos tipo FPGA para eplorar su potencial, frente al uso tradicional de microprocesadores, usando para ello enfoques de alto nivel para facilitar el acceso del gran público a esta tecnología Descripción Coordinador(es): Jorge Portilla y Yago Torroja e-mail de contacto: [email protected] , [email protected] Trabajo Fin de Grado Oferta para: GITI Código Fecha Sept. 2015 Carga lectiva 12 ECTS 2015/SEPT_01

Upload: others

Post on 13-Jul-2020

9 views

Category:

Documents


0 download

TRANSCRIPT

Page 1: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Estudio de técnicas de diseño de alto nivel para FPGAs orientadas al“do it yourself”

El mundo “do it yourself” hace referencia a la realización poruno mismo de aparatos u objetos que integran distintos tipos de tecnologia y tros aspectos artísticos y funcionales.

En este proyecto se plantea la introducción de dispositivos tipo FPGA para eplorar su potencial, frente al uso tradicional de microprocesadores, usando para ello enfoques de alto nivel para facilitar el acceso del gran público a esta tecnología

Descripción

Coordinador(es): Jorge Portilla y Yago Torrojae-mail de contacto: [email protected], [email protected]

Trabajo Fin de Grado

Oferta para: GITI

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_01

Page 2: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Implantación de evaluación entre pares (P2P) en Moodle para la asignatura de Fundamentos de Electrónica

Las técnicas de enseñanza han experimentado una revolución en losúltimos años.

Moodle es una plataforma de aprendizaje diseñada para proporcionarle aeducadores, administradores y estudiantes un sistema integrado único,robusto y seguro para crear ambientes de aprendizaje personalizados.

El objetivo es implantar técnicas de evaluación para asignaturas con grancantidad de alumnos, como es el caso de fundamentos de Electrónica, einvestigar en soluciones que optimicen el tiempo de alumnos yprofesores.

Código Fecha Sept. 2015Carga lectiva 12 ECTS

Descripción

2015/SEPT_02

Trabajo Fin de Grado

Coordinador(es): Jorge Portilla y Yago Torrojae-mail de contacto: [email protected], [email protected]

Oferta para: GITI

Page 3: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Investigación de conexión de redes mesh sin internet: FireChat

Las redes de sensores inalámbricas son un conjunto de nodos que miden,envían información inalámbricamente.

Normalmente, estas redes utilizan protocolos especiales para comunicarla información tipo IEEE 802.15.4, ZigBee o 6LowPAN.

Hoy en día, esta tecnología ha evolucionado al concepto de Internet ofThings, posibilitando un mundo de objetos interconectados impensablehace dos décadas.

El objetivo de este proyecto es estudiar la posibilidad de usar tecnologíascomo estas para crear rede alternativas a Internet para dar servicios alusuario, tal y como ya ocurre con aplicaciones como Fire Chat.

Descripción

Trabajo Fin de Grado / Máster / PFC

Oferta para: GITI, MEI, MII, II

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_03

Coordinador(es): Jorge Portillae-mail de contacto: [email protected]

Page 4: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Alimentación inalámbrica de redes de sensores: sistemas perpetuos

Las redes de sensores inalámbricas se alimentan normalmente conbaterías, con el consecuente coste humano para mantenimiento ymedioambiental.

En los últimos años, se está poniendo mucho esfuerzo por parte de lacomunidad científica en técnicas de transmisión de energía sin cables.

En este proyecto se afronta este reto, con el objetivo de revisar el estadodel arte y seleccionar la tecnología más adecuada para crear nodostotalmente autónomos en el marco de las redes de sensores inalámbricasy la Internet de las cosas.

Descripción

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_04

Trabajo Fin de Grado / Máster / PFC

Oferta para: GITI, MEI, II Coordinador(es): Jorge Portillae-mail de contacto: [email protected]

Page 5: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Generación de hardware reconfigurable a partir de código C

La forma tradicional de diseñar circuitos electrónicos digitales es mediante el uso de lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware a muy bajo nivel. En los últimos años, la síntesis de alto nivel (HLS) ha permitido que los sistemas puedan ser descritos usando mayores niveles de abstracción (por ejemplo, usando lenguajes de programación), reduciendo significativamente la complejidad del proceso de diseño.

En este proyecto se pretende emplear herramientas comerciales de síntesis de alto nivel (Vivado HLS) para desarrollar módulos hardware reconfigurables a partir de un programa escrito en C. De esta manera se pretende analizar el comportamiento de las herramientas HLS, así como el rendimiento de los aceleradores hardware, respecto a un enfoque más tradicional en el que los módulos han sido descritos usando VHDL.

Descripción

Coordinador(es): Eduardo de la Torre / Alfonso Rodrígueze-mail de contacto: {eduardo.delatorre,alfonso.rodriguezm}@upm.esOferta para: GITI

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_05

Trabajo Fin de Grado

Page 6: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Análisis de prestaciones de OpenCL sobre CPUs/GPUs/FPGAs

La evolución de la tecnología, así como de la complejidad de las aplicaciones a las que ésta se tiene que enfrentar han hecho que hayan aparecido nuevas arquitecturas de procesamiento capaces de obtener resultados cada vez mejores en cuanto a prestaciones y consumo. En este contexto heterogéneo de múltiples arquitecturas disponibles aparece OpenCL como respuesta a la necesidad de unificar la forma en la que se describen las aplicaciones para conseguir que, al menos, haya portabilidad funcional (es decir, que el resultado sea el mismo independientemente de la plataforma sobre la que se ejecute).

En esta propuesta se pretende que, partiendo de una misma descripción de una aplicación en OpenCL, se verifique que existe portabilidad funcional entre una CPU, una GPU y una FPGA, analizando las posibles penalizaciones en el rendimiento en función del dispositivo que se esté usando. Se trabajará con herramientas comerciales de última generación, como es el caso de SDAccel (soporte de OpenCL para FPGAS de Xilinx).

Descripción

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_06

Trabajo Fin de Grado

Coordinador(es): Eduardo de la Torre / Alfonso Rodrígueze-mail de contacto: {eduardo.delatorre,alfonso.rodriguezm}@upm.esOferta para: GITI

Page 7: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Ajuste de algoritmos evolutivos para hardware evolutivo

El hardware evolutivo permite el diseño de circuitos sin necesidad de conocer detalles del problema que deben resolver; sólo la solución que se quiere obtener. Dicho hardware se basa en el empleo de un algoritmo evolutivo que, mediante prueba y error, obtiene los parámetros idóneos para un problema concreto, en lugar de necesitar que alguien calcule manualmente dichos parámetros.

Se ha implementado un sistema de filtrado digital de imágenes con ruido basado en hardware evolutivo con bastante buen resultado. Sin embargo se ha observado que al hacer el sistema de filtrado más grande se obtienen resultados similares o incluso peores, a pesar de tener mayor capacidad de procesamiento.

El objetivo de este TFG es ajustar o rediseñar el algoritmo evolutivo empleado para adaptarse a sistemas de gran tamaño, consiguiendo que la escalabilidad del sistema no se vea limitada por dicho algoritmo.

Descripción

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_07

Trabajo Fin de Grado

Coordinador(es): Eduardo de la Torre / Javier Morae-mail de contacto: {eduardo.delatorre,Javier.morad}@upm.esOferta para: GITI

Page 8: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Generación de hardware descrito como flujo de datos

El modelo de flujo de datos se basa en un conjunto de elementos (actores) que realizan una tarea (acción) únicamente cuando los datos necesarios están disponibles. En este modelo atemporal, la comunicación se realiza gracias al intercambio de tokens entre actores mediante canales FIFO (First In First Out).

En este TFG se propone implementar aceleradores hardware compatibles con un modelo de computación basado en flujo de datos. Para ello, se emplearán descripciones de alto nivel (RVC-CAL) en las que sólo se especificarán las acciones y los tokens que intercambia cada uno de los actores y que, mediante un conjunto de herramientas (ORCC, PREESM), acaben dando lugar a circuitos digitales que puedan ser implementados en lógica reconfigurable.

Descripción

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_08

Trabajo Fin de Grado

Coordinador(es): Eduardo de la Torree-mail de contacto: [email protected] para: GITI

Page 9: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Sistema de comunicaciones inteligentes de alta velocidad

El incremento de la complejidad, tanto a nivel de plataforma como a nivel de aplicacion, ha hecho que las comunicaciones tengan un papel fundamental en el rendimiento de cualquier sistema. En la mayoría de los entornos actuales, las comunicaciones suelen generar grandes cuellos de botella, afectando negativamente a las prestaciones globales de los sistemas.

En este TFG se propone diseñar e implementar sobre una FPGA un switch de comunicaciones de alta velocidad que además sea capaz de realizar operaciones y tomar decisiones sobre los paquetes que circulan a través de él de manera inteligente. De esta manera se pretende reducir el cuello de botella que aparece en aplicaciones con alto trasiego de datos atacando el problema desde dos puntos de vista: por un lado, gestionando de forma inteligente el tránsito de paquetes; por otro lado, procesando datos en el camino entre el origen y el destino de la comunicación.

Descripción

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_09

Trabajo Fin de Grado

Coordinador(es): Eduardo de la Torree-mail de contacto: [email protected] para: GITI

Page 10: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Computación distribuida sobre una plataforma multi-FPGA

El incremento de las necesidades de cómputo en aplicaciones reales es cada vez más representativo. Por desgracia, el incremento de la potencia de cálculo para hacer frente a dichas necesidades lleva asociado un incremento muy importante del consumo energético de las plataformas. Es por eso que los grandes centros de computación hayan centrado su interés en soluciones que, manteniendo niveles aceptables de prestaciones, no disparen el consumo de manera disparatada.

En este TFG se pretende distribuir algoritmos intensivos en cómputo, pero a la vez altamente paralelos, sobre un conjunto de FPGAs que sean capaces de alcanzar prestaciones equivalentes a las de otros dispositivos de cómputo de altas prestaciones (GPUs) pero con unos niveles de consumo significativamente menores.

Descripción

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_10

Trabajo Fin de Grado

Coordinador(es): Eduardo de la Torree-mail de contacto: [email protected] para: GITI

Page 11: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Entrenamiento de una Red Neuronal Hardware desde Matlab(Hardwre in the Loop)

Las Redes Neuronales Artificiales (ANN del inglésArtificial Neural Network) son un algoritmo deInteligencia Artificial que permite serimplementado en paralelo ganando mucho envelocidad. Sin embargo, el algoritmo deaprendizaje de las ANN, que es más complejo, espreferible implementarlo en Software.

El objetivo es entrenar una Red Neuronal Artificialimplementada en Hardware (en una FPGA) desdeMatlab/Simulink comunicándose con la FPGA através de Ethernet.

Para ello se aprenderá a utilizar la Toolbox deMatlab HDL Coder, con la que se podrá comunicarMatlab con la FPGA en lo que se llama Hardwarein the Loop.

Descripción

Coordinador(es): Félix Moreno / David Aledoe-mail de contacto: [email protected]

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_11

Trabajo Fin de Grado

Oferta para: GITI

Page 12: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Clasificación de señales de radar mediante Redes Neuronales Artificiales para la detección de coches o personas.

Para discernir si por una calle está pasando un coche o unapersona se dispone de varios radares que devuelven una señalcuando detectan un objeto en movimiento. El objetivo deltrabajo es entrenar una Red Neuronal Artificial (ANN del inglésArtificial Neural Network) para que aprenda a distinguir entrecoche, persona o entorno.

El trabajo comenzará con la adquisición de las medidas con losradares reales que serán utilizadas como patrones para elentrenamiento de la ANN. Después, se realizarán simulacionesy entrenamientos de distintas ANN en Matlab y/o C++. Porúltimo, la ANN seleccionada y entrenada, será implementadaen una FPGA.

Descripción

Coordinador(es): Félix Moreno / David Aledo / Mónica Villaverdee-mail de contacto: [email protected] para: GITI, MII, MEI y II

……

… ……

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_12

Trabajo Fin de Grado / Máster / PFC

Page 13: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Identificación de objetos mediante el análisis de una señal de radar. Desarrollo de un modelo de simulación cooperativo.

La identificación de objetos se realizará mediante el uso devarios radares ubicados en la vía pública. Uno de los objetivosdel trabajo consiste en el despliegue de los radares para latoma de un conjunto de muestras de diferentes objetos desdedistintas localizaciones físicas.

Además, se desarrollará un modelo de simulación en Matlabpara implementar el sistema de clasificación así como ciertosalgoritmos de cooperación. La finalidad es comprobar si lacooperación resulta de utilidad para optimizar el rendimientodel sistema mejorando la tasa de acierto del mismo. Debido aque se dispone de información de un mismo objeto, peroprocedente de distintas localizaciones físicas, cabe esperar quese obtendrá un sistema más fiable. Además, con estametodología se espera también una mejor adaptación a loscambios del entorno.

Descripción

OBJETIVO

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_13

Trabajo Fin de Grado / Máster / PFC

Coordinador(es): Félix Moreno / David Aledo / Mónica Villaverdee-mail de contacto: [email protected] para: GITI, MII, MEI y II

Page 14: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Desarrollo de algoritmos para el procesamiento de imágenes sobre una plataforma Raspberry Pi

El trabajo se engloba en un proyecto cuyo objetivo es elseguimiento de un determinado objeto en movimiento asícomo la predicción de su posición futura. Para ello se utilizaráuna Raspberry Pi que se encargará del procesamiento de laimagen y una FPGA que implementará los algoritmos depredicción.

El trabajo del alumno consistirá en desarrollar e implementaren lenguaje C ciertos algoritmos de procesamiento deimágenes. De forma que, tanto el objeto a seguir como elentorno donde se mueve, queden perfectamente definidospermitiendo la correcta visualización y localización de dichoobjeto dentro de su entorno.

Descripción

Coordinador(es): Félix Moreno / David Pérez / Mónica Villaverdee-mail de contacto: [email protected] para: GITI, MII, II

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_14

Trabajo Fin de Grado / Máster / PFC

Page 15: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Desarrollo de un sistema de transmisión (emisor/receptor) de video con módulos WiFi (IEEE802.11)

Se trata de desarrollar un sistema capaz de adquirir imágenes de una cámarade vídeo y enviarlas vía WiFi a un receptor para su procesamiento.

Las imágenes se enviaran sin comprimir codificando cada pixel con 8 bits. Seanalizarán la capacidad del canal, el formato de video, las resolucionesespacial y temporal; con objeto de aprovechar al máximo el ancho de bandade aquél.

Se hará un diseño orientado al bajo consumo y de bajo coste paraaplicaciones de tiempo real.

El receptor podrá ser un módulo WiFi con un display TFT, un móvil para loque habrá de desarrollarse alguna aplicación en Android o una página web.

Descripción

Oferta para: GITI y MII

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_15

Trabajo Fin de Grado/Trabajo Fin de Master

Coordinador(es): Félix Moreno / David Aledoe-mail de contacto: [email protected]

Page 16: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Sistema de lectura optoelectrónica en tiempo real de transductores fotónicos para aplicaciones en la clasificación de componentes en líquidos en flujo continuo

La necesidad de desarrollar sistemas de detección en tiempo real y en flujocontinuo son una necesidad que cada vez se demanda mucho mas, desde ladetección de componentes específicos en el análisis de agua, hasta la detecciónpatógenos o exploración petrolífera.

En este TFG se pretende desarrollar un sistema de lectura optoelectrónico quesea capaz de leer las señales de sensores fotónicos que generan señales relativasa medida que las propiedades de un flujo continuo de liquido cambia. Se cuentacon el hardware de lectura y se pretende desarrollar un código propio para poderextraer la información que estos transductores generan.

Descripción

Coordinador(es): Teresa Riesgo / Miguel Holgadoe-mail de contacto: [email protected]

LightSource

Mul

-para

metr

ic

Dete

con

Optoelectronicconversion

EmbeddedElectronics

FiberOp c

Mul pletransducers

Sensing

device

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_16

Trabajo Fin de Grado/Trabajo Fin de Master

Oferta para: GITI y MII

Page 17: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Sistema para cerraduras domésticas inteligentes

Se trata de estudiar las posibilidades de hacer una sistema de apertura depuertas que evite el uso de llaves. Se realizará un estudio inicial para ver laviabilidad del producto y el alcance que se quiere dar. Más adelante se realizaráun protototipo que podría probarse en la Escuela.

El trabajo fin de grado incluirá una parte de estudio del mercado y del estado dela técnica, desarrollo de electrónica y comunicaciones, implementación ypruebas.

Descripción

Fuente: Goji

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_17

Trabajo Fin de Grado

Coordinador(es): Teresa Riesgo / Jorge Portillae-mail de contacto: [email protected] para: GITI

Page 18: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Kit de caracterización de consumo de circuitos digitales

En este trabajo fin de grado se quiere realizar un kit decaracterización y reducción del consumo de potencia de circuitosdigitales. El sistema se basará en una placa comercial de FPGA ycontrastará modelos de simulación de consumo basados enherramientas CAD comerciales con las medidas reales hechassobre la placa. Asimismo, se tomarán diseños de prueba sobre losque se aplicarán distintas técnicas de reducción de consumo quese caracterizarán igualmente.

Este sistema se utilizará internamente en el CEI-UPM así como enla futura asignatura del Máster de Electrónica Industrial “LowPower Design”.

Descripción

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_18

Trabajo Fin de Grado

Coordinador(es): Teresa Riesgoe-mail de contacto: [email protected] para: GITI

Page 19: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Mejora de las herramientas de depuración para la plataforma Arduino

Arduino, y su entorno de desarrollo, se están posicionando como unade las plataformas más utilizadas en el entorno del DIY (Do It Yourself),el prototipado rápido y la educación. Sin embargo, el entorno dedesarrollo de Arduino (IDE, o Integrated Development Environment)carece de buenas herramientas de depuración, lo que dificulta su usoy transmite metodologías de desarrollo poco eficientes yprofesionales.

El objetivo de este proyecto es continuar con el desarrollo de unaherramienta de depuración integrada en el IDE de Arduino, de la queya existe una primera versión. El proyecto se desarrollará en Javapartiendo de la versión actual de la herramienta, y se iránintroduciendo diferentes mejoras de acuerdo a su viabilidad (acceso avariables locales y globales, funciones de usuario, mejora deltratamiento de las interrupciones, etc)

Descripción

Coordinador(es): Yago Torrojae-mail de contacto: [email protected]

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_19

Trabajo Fin de Grado

Oferta para: GITI

Page 20: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Optimización del control de un convertidor cc/cc para alimentación de microprocesadores

Hoy en día los microprocesadores demandan escalones deenergía casi instantáneos; esta energía la debe suministrarla fuente de alimentación, siendo muy crítico el control dela misma asegurando la estabilidad del sistema de formarobusta.

Este trabajo se integra dentro del proyecto europeoPOWERSWIPE donde participan empresas como Infineon yBosch.

El estudiante se integrará en el equipo de trabajo ydesarrollará, con la ayuda del equipo, modelos discretos enMATLAB de diferentes topologías y métodos de controlpara su optimización.

Descripción

Foto

Bifurcation diagram

ESL (pH)

Este TFG lleva asociada una BECA

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_20

Coordinador(es): Jesús Ángel Olivere-mail de contacto: [email protected]

Page 21: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Modelado de Inductores Integrados en Chip

¿Es posible miniaturizar aún más los dispositivoselectrónicos? ¿Dónde están los límites?

El tamaño de los transistores ha seguido la ley de Moore,¿podríamos conseguir componentes magnéticos en un Chip?

Objetivo:

Desarrollo de modelos analíticos y por elementos finitos deinductores para ser integrados en Chip

Descripción

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_21

Coordinador(es): Jesús Ángel Olivere-mail de contacto: [email protected]

Page 22: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Diseño Asistido por Ordenador: Caracterización de Filtros Electromagnéticos I

Todos los equipos industriales y aeronáuticos tienen quecumplir normativas de compatibilidad electromagnética. Paraello es necesario incluir filtros que tienen un impactosignificativo en el peso y coste los equipos.

Objetivo:

Caracterizar y modelar, basándose en medidas Filtroselectromagnéticos

Descripción

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_22

Coordinador(es): Jesús Ángel Olivere-mail de contacto: [email protected]

Este TFG lleva asociada una BECA

Page 23: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Modelado y Simulación de Circuitos Integrados de Potencia

La simulación es una herramienta fundamental en el diseñode circuitos avanzados de potencia. Simplorer® es unsimulador avanzado que permite llevar a cabo dichassimulaciones.

Objetivo:

Modelar, simular y validar Circuitos Integrados de Potenciapara ser incluidos dentro de las bibliotecas de SIMPLORER® yser utilizados por diseñadores de todo el mundo.

Descripción

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_23

Coordinador(es): Jesús Ángel Olivere-mail de contacto: [email protected]

Page 24: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Diseño y optimización de una fuente de alimentación para aplicación espacial

Para aplicaciones espaciales el tamaño/peso del sistema,y su robustez son los criterios de diseño más importantesdado que los costes de los lanzamientos sonproporcionales al peso del satélite y que una vez esté enel espacio el sistema diseñado tendrá que ser autónomodurante años.

Este trabajo se enmarca dentro de un proyecto dedesarrollo para Thales Alenia Space. El estudiante seintegrará en el equipo de trabajo y tendrá que desarrollary probar, con la ayuda del equipo, un convertidor multi-salida optimizado y diseñado para aplicaciones espacial.

Los objetivos se adaptarán a la formación del alumno,dependiendo si se trata de un TFG o de un PFM.

Descripción

Coordinador(es): MiroslavVasiće-mail de contacto: [email protected] para: GITI, GIQ, GIO, MII, MEI, II

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_24

Trabajo Fin de Grado/Trabajo Fin de Master

Page 25: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Alimentación de un marcapasos de forma inalámbrica:Transferencia de Energía Inalámbrica para aplicaciones biomédicas

Este trabajo se enmarca dentro de un proyecto de investigaciónfinanciado por el Ministerio de Economía y Competitividad, proyectoETHER. En este proyecto se realiza en colaboración con el CTB(Centro de Tecnología Biomédica de la UPM) y la UPC (UniversidadPolitécnica de Cataluña).

El objetivo del trabajo es diseñar, simular y probar la electrónica quegobierna las bobinas que emiten el campo magnético y laelectrónica que procesa la energía recibida por la bobina desecundario y la entrega a la carga.

Los objetivos del trabajo se adaptarán a la formación del estudiante.

Descripción

Coordinador(es): Pedro Alou Cerverae-mail de contacto: [email protected]

Oferta para: GITI, GIQ, GIO, MII, MEI, II

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_25

Trabajo Fin de Grado/Trabajo Fin de Master

Page 26: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Diseño de un Rectificador Trifásico Controlado para Aplicaciones Aeronáuticas

Este proyecto se enmarca dentro de un proyecto europeo delprograma CleanSky. CleanSky es una iniciativa público-privada entrela Comisión Europea y la Industria Aeronáutica para promover pasossignificativos hacia el avión más eléctrico (More Electric AIrcraft) ypor tanto en el impacto ambiental de la aviación.

Objetivo:

Análisis, simulación y diseño de un rectificador trifásico controladode 3kW para el futuro avión más eléctrico

Descripción

Trabajo Fin de Master

Oferta para: MII, MEI, II

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_26

Coordinador(es): Pedro Alou Cerverae-mail de contacto: [email protected]

Page 27: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Diseño de un Convertidor DC-DC para Aplicaciones Aeronáuticas

Este proyecto se enmarca dentro de un proyecto europeo delprograma CleanSky. CleanSky es una iniciativa público-privada entrela Comisión Europea y la Industria Aeronáutica para promover pasossignificativos hacia el avión más eléctrico (More Electric AIrcraft) ypor tanto en el impacto ambiental de la aviación.

Objetivo:

Análisis , simulación y diseño de un convertidor DC-DC aislado paradistribuir la energía eléctrica en el futuro avión más eléctrico. Losobjetivos del trabajo se adaptarán a la formación del estudiante.

Descripción

Oferta para: GITI, GIQ, GIO, MII, MEI, II

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_27

Trabajo Fin de Grado/Trabajo Fin de Master

Coordinador(es): Pedro Alou Cerverae-mail de contacto: [email protected]

Page 28: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Amplificador de Audio: análisis e implementación de un amplificador de audio con fines docentes

Este trabajo tiene como objetivo simular, implementar y probar un Amplificador de Audio paradesarrollar una nueva práctica para los alumnos de la asignatura de Electrónica Analógica del GITI.

Además se desarrollarán los guiones de prácticas y se probarán las diferentes tarjetas que sefabriquen.

Descripción

Trabajo Fin de Master

Oferta para: MII, II

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_28

Coordinador(es): Pedro Alou Cerverae-mail de contacto: [email protected]

Page 29: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Alimentación de Microprocesadores:Técnicas de control de convertidores para optimizar la respuesta dinámica

Este trabajo se enmarca dentro de un proyecto deinvestigación en el que el Centro de Electrónica Industrialtiene una amplia experiencia.

El objetivo del trabajo es diseñar y simular una nuevatécnica de control que permite optimizar la alimentaciónde microprocesadores y cargas similares que demandanescalones de energía muy abruptos.

Los objetivos del trabajo se adaptarán a la formación delestudiante.

Descripción

Trabajo Fin de Grado/Trabajo Fin de Master

Oferta para: GITI, GIQ, GIO, MII, MEI, II

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_29

Coordinador(es): Pedro Alou Cerverae-mail de contacto: [email protected]

Page 30: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Single phase invertir for domestic PV panels and Ion-Li batteries

Diseño de la arquitectura de potencia basada en una estrategia de conversión energéticaque minimice el volumen del convertidor

Descripción

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_30

Coordinador(es): José Antonio Cobose-mail de contacto: [email protected]

Page 31: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Ultra compact and efficientResonant switch capacitor converter for 7.5kW PV panels

Diseño y prototipado de un “Resonant Switch capacitor” de 7.5kW

Descripción

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_31

Coordinador(es): José Antonio Cobos / MiroslavVasiće-mail de contacto: [email protected]

Page 32: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Diseño del control y modelado hardware-in-the-loop de un inversor PWM para micro-redes de corriente alterna

El modelado hardware-in-the-loop permite emular el comportamiento mediante computador de sistemas complejos reales. No usar la instalación real es un beneficio en términos económicos y/o de seguridad.

En este proyecto se va a modelar en tiempo real un inversor PWM conectado a una red eléctrica. El inversor se controlará con una tarjeta exterior para regular la potencia eléctrica manejada por el mismo.

Este trabajo es de especial aplicación en sistemas de generación eléctrica con fuentes renovables (eólica, solar, etc.), sistemas de alimentación ininterrumpida (UPS) y otras numerosas aplicaciones conectadas a la red eléctrica mediante convertidores electrónicos de potencia, como las redes de energía eléctrica inteligentes (smart grids).

Descripción

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_32

Trabajo Fin de Grado

Coordinador(es): Javier Uceda y Rafael Asensie-mail de contacto: [email protected], [email protected] para: GITI, GE

Page 33: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Representación de una micro-red de corriente continua en un sistema hardware-in-the-loop

El modelado hardware-in-the-loop permite emular el comportamiento mediante computador de sistemas complejos reales. Se elimina una fase de montaje y puesta a punto que puede ser larga y costosa.

En este proyecto se va a modelar en tiempo real una pequeña red de corriente continua. La red estará inspirada en un laboratorio de micro-redes disponible en la Universidad Politécnica de Madrid, por lo que el proyecto servirá como una aproximación previa al trabajo en dicha red.

Este trabajo es de especial aplicación en sistemas de generación eléctrica con fuentes renovables (eólica, solar, etc.), sistemas de alimentación ininterrumpida (UPS) y otras numerosas aplicaciones conectadas a la red eléctrica mediante convertidores electrónicos de potencia, como las redes de energía eléctrica inteligentes (smart grids).

Descripción

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_33

Trabajo Fin de Grado

Coordinador(es): Javier Uceda y Rafael Asensie-mail de contacto: [email protected], [email protected] para: GITI, GE

Page 34: Trabajo Fin de Grado - UPM · lenguajes de descripción de hardware (HDLs). Este enfoque requiere que los diseñadores tengan conocimientos avanzados del funcionamiento del hardware

DAIE2I2. División de Ingeniería ElectrónicaCurso 2015/16

Diseño del circuito de control de un convertidor CA/CC que sirva de interconexión de una subred inteligente de CA y otra de CC

Las arquitecturas de micro y nano redes inteligentes (smart grids) de despliegan tanto en CA como en CC, presentando, uno y otro tipo de distribución, ventajas e inconvenientes.

Con frecuencia nos encontramos con arquitecturas híbridas que presentan tanto sub-redes en corriente alterna como en corriente continua. Ambas sub-redes deben estar interconectadas y la interconexión se realiza mediante un convertidor CA/CC bidireccional que regula el flujo de energía entre ambas sub-redes.

En el proyecto se diseñará el control de este convertidor mediante una tarjeta específica como la indicada en la figura. La etapa de potencia y el resto del sistema se emulará mediante un equipo de tiempo real del tipo hardware in the loop.

Descripción

Coordinador(es): Javier Uceda y Rafael Asensie-mail de contacto: [email protected], [email protected] para: GITI, GE

Código Fecha Sept. 2015Carga lectiva 12 ECTS2015/SEPT_34

Trabajo Fin de Grado